Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот ресурс:
http://edoc.bseu.by:8080/handle/edoc/85030
Название: | Graph theoretic algorithm for VLSI regular structures folding |
Авторы: | Cheremisinova, L. |
Ключевые слова: | computational costs;graph theoretic;one-dimensional unconstrained simple;вычислительные затраты |
Дата публикации: | 2001 |
Издательство: | Белорусский государственный экономический университет |
Language: | Английский |
Type: | Article |
Библиографическое описание: | Cheremisinova, L. Graph theoretic algorithm for VLSI regular structures folding / L. Cheremisinova // Информационные сети, системы и технологии = Information Networks, Systems and Technologies : в 3 кн. Кн.1 : Труды международной конференции ICINASTe'2001, Минск, 2-4 октября 2001 г. : на англ. яз. / Ред.: А.Н. Морозевич [и др.]. - Мн. : БГЭУ, 2001. - С. 98-102. |
Краткий осмотр (реферат): | The problem under consideration is to reduce the area of the layout of regular VLS structures by means of their folding. Some results of cutting down exhaustive computational efforts on the search for the optimal regular structures folding have been described. An efficient graph theoretic algorithm for one-dimensional unconstrained simple folding is presented. |
URI (Унифицированный идентификатор ресурса): | http://edoc.bseu.by:8080/handle/edoc/85030 |
ISBN: | 985-426-692-3 |
Располагается в коллекциях: | Информационные сети, системы и технологии = Information Networks, Systems and Technologies |
Файлы этого ресурса:
Файл | Описание | Размер | Формат | |
---|---|---|---|---|
Cheremisinova_L._.pdf | 333.14 kB | Adobe PDF | Просмотреть/Открыть |
Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.