Bitte benutzen Sie diese Kennung, um auf die Ressource zu verweisen:
http://edoc.bseu.by:8080/handle/edoc/85030
Titel: | Graph theoretic algorithm for VLSI regular structures folding |
Autoren: | Cheremisinova, L. |
Stichwörter: | computational costs;graph theoretic;one-dimensional unconstrained simple;вычислительные затраты |
Erscheinungsdatum: | 2001 |
Herausgeber: | Белорусский государственный экономический университет |
Language: | Английский |
Type: | Article |
Zitierform: | Cheremisinova, L. Graph theoretic algorithm for VLSI regular structures folding / L. Cheremisinova // Информационные сети, системы и технологии = Information Networks, Systems and Technologies : в 3 кн. Кн.1 : Труды международной конференции ICINASTe'2001, Минск, 2-4 октября 2001 г. : на англ. яз. / Ред.: А.Н. Морозевич [и др.]. - Мн. : БГЭУ, 2001. - С. 98-102. |
Zusammenfassung: | The problem under consideration is to reduce the area of the layout of regular VLS structures by means of their folding. Some results of cutting down exhaustive computational efforts on the search for the optimal regular structures folding have been described. An efficient graph theoretic algorithm for one-dimensional unconstrained simple folding is presented. |
URI: | http://edoc.bseu.by:8080/handle/edoc/85030 |
ISBN: | 985-426-692-3 |
Enthalten in den Sammlungen: | Информационные сети, системы и технологии = Information Networks, Systems and Technologies |
Dateien zu dieser Ressource:
Datei | Beschreibung | Größe | Format | |
---|---|---|---|---|
Cheremisinova_L._.pdf | 333.14 kB | Adobe PDF | Öffnen/Anzeigen |
Alle Ressourcen in diesem Repository sind urheberrechtlich geschützt, soweit nicht anderweitig angezeigt.